搜索结果: 1-10 共查到“电子元件与器件技术 FPGA”相关记录10条 . 查询时间(0.099 秒)
兰州交通大学EDA技术实验课件 FPGA/CPLD结构与应用
兰州交通大学 EDA技术实验 课件 FPGA/CPLD结构 应用
2020/2/27
兰州交通大学EDA技术实验课件 FPGA/CPLD结构与应用。
应用于语音信号处理的FPGA并行访问设计
动态置换 FPGA 并行访问 语音信号处理
2012/4/19
为了实现实时语音处理,利用FPGA并行访问的特性,采用低地址物理存储空间由FPGA可配置逻辑模中的存储资源实现;高地址的物理存储空间由存储阵列实现,设计了动态置换算法来控制逻辑地址空间到物理空间的映射,将频繁访问且冲突概率高的数据块映射到低地址的物理存储空间上。实验数据表明,采用并行访问控制的动态置换算法能够实现稳定的访存性能。
FPGA器件设计技术发展综述
现场可编程门阵列(FPGA) VLSI 可编程器件 CMOS
2010/3/8
现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺技术的进步,FPGA器件的设计技术取得了飞跃性突破。该文在回顾FPGA发展历史的同时,对目前主流FPGA器件的前沿技术进行总结,并对新一代FPGA...
利用FPGA技术实现数字通信中的交织器和解交织器
交织器与解交织器 FPGA技术 地址序列
2009/8/4
介绍用FPGA实现数字通信中的交、解交织器的一种比较通用的方案,详细说明了设计中的一些问题及解决办法。还介绍了一种实现FPGA中信号延时的方法。
基于FPGA的PLL频率合成器
FPGA PLL 半整数频率合成器
2009/8/4
应用FPGA,采用PLL频率合成技术,结合教学实验平台的需要,设计出了一个整数/半整数频率合成器,输出范围为1 kHz~999.5 kHz,步进频率可达到0.5 kHz。与以前的教学实验装置相比,系统在性能指标、直观性等方面都有所提高,不仅可以用于教学实验,还可以用作频率源、频率计。
基于FPGA的全数字锁相环路的设计
VHDL语言 全数字锁相环路(DPLL) 片上系统(SOC)
2009/8/4
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA予以实现。
一种节能型可升级异步FIFO的FPGA实现
FIFO FPGA IP核
2009/8/4
提出了一种节能并可升级的异步FIFO的FPGA实现。此系统结构利用FPGA内自身的资源控制时钟的暂停与恢复,实现了高能效、高工作频率的数据传输。该系统在Xilinx的VC4VSX55芯片中实现,实际可工作于高达100/153.6 MHz的读/写时钟域。本文所提出的结构不依赖于现有的IP核,基于此结构易建立可升级的IP核。
FPGA在演化硬件中的应用
演化硬件 遗传算法 FPGA
2008/12/4
介绍了FPGA的新应用—演化硬件(EHW)的进展和现状,其中主要包括EHW的概念、工作原理、存在问题和应用领域。阐述了EHW在电路与系统学科中的科学意义及其对新兴电子信息产业将产生的深远影响。
基于TCA785和FPGA的触发器设计
数字触发器 可编程逻辑阵列 脉冲调制
2008/12/3
以晶闸管构成的全桥整流电路为对象,分析和建立了两种触发器以实现对晶闸管的触发控制。一种是以TCA785为核心芯片的模拟触发器,另一种是以可编程逻辑阵列(FPGA)为核心芯片的数字触发器。试验表明两种触发器都具有良好的性能,并且由模拟触发向数字触发的方向发展。